XC2C256-7TQG144C QFP144 xilinx чипови 1,8V Влезно-излезна количина 118 FLASH PLD IC електронски
Атрибути на производот
ТИП | ОПИС | ИЗБЕРИ |
Категорија | Интегрирани кола (IC) |
|
Мфр | AMD Xilinx |
|
Серии | CoolRunner II |
|
Пакет | Послужавник |
|
Статус на производот | Активен |
|
Програмабилен тип | Во System Programmable |
|
Време на одложување tpd (1) Макс | 6,7 ns |
|
Напојување на напон – внатрешно | 1,7V ~ 1,9V |
|
Број на логички елементи/блокови | 16 |
|
Број на макроцели | 256 |
|
Број на порти | 6000 |
|
Број на I/O | 118 |
|
Работна температура | 0°C ~ 70°C (TA) |
|
Тип на монтирање | Површинска монтажа |
|
Пакет / Случај | 144-LQFP |
|
Пакет со уреди за добавувач | 144-TQFP (20×20) |
|
Основен број на производ | XC2C256 |
|
Пријавете грешка со информации за производот
Прикажи слично
Документи и медиуми
ТИП РЕСУРС | ЛИНК |
Листови со податоци | XC2C256 Лист со податоци |
Информации за животната средина | Xiliinx RoHS Cert |
Истакнат производ | CoolRunner™-II CPLD |
Собрание/Потекло на PCN | Mult Dev LeadFrame Chg 29/окт/2018 |
HTML лист со податоци | XC2C256 Лист со податоци |
Класификации за животна средина и извоз
АТРИБУТ | ОПИС |
Статус на RoHS | Усогласен со ROHS3 |
Ниво на чувствителност на влага (MSL) | 3 (168 часа) |
Статус REACH | REACH Непогодено |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Комплексен програмабилен логички уред (CPLD) е логички уред со целосно програмабилни И/ИЛИ низи и макроќелии.Макроќелиите се главните градбени блокови на CPLD, кои содржат сложени логички операции и логика за имплементација на дисјунктивни изрази на нормална форма.И/ИЛИ низите се целосно репрограмабилни и одговорни за извршување на различни логички функции.Макроклетките може да се дефинираат и како функционални блокови одговорни за извршување на секвенцијална или комбинаторна логика.
Комплексен програмабилен логички уред е иновативен производ во споредба со претходните логички уреди како што се програмибилни логички низи (PLAs) и Programmable Array Logic (PAL).Поранешните логички уреди не беа програмабилни, па логиката беше изградена со комбинирање на повеќе логички чипови заедно.CPLD има сложеност помеѓу PAL и теренски програмибилни портни низи (FPGA).Ги има и архитектонските карактеристики и на PAL и на FPGA.Главната архитектонска разлика помеѓу CPLD и FPGA е тоа што FPGA се засноваат на табели за пребарување, додека CPLD се базираат на море од порти.
Заедничките карактеристики на CPLD и FPGA се дека и двете имаат голем број на порти и флексибилни одредби за логика.Со оглед на тоа што заедничките карактеристики помеѓу CPLD и PAL вклучуваат неиспарлива конфигурациска меморија.CPLD се лидери на пазарот на програмабилни логички уреди, со повеќекратни придобивки како напредно програмирање, ниска цена, неиспарливи и лесни за употреба.
Акомплексен програмабилен логички уред(CPLD) епрограмабилен логички уредсо сложеност меѓу онаа наPAL-ииFPGA, и архитектонски карактеристики на двете.Главниот градежен блок на CPLD е aмакроќелија, кој содржи имплементација на логикадисјунктивна нормална формаизрази и поспецијализирани логички операции.
Карактеристики[Уредување]
Некои од карактеристиките на CPLD се заеднички соPAL-и:
- Неиспарлива конфигурациска меморија.За разлика од многу FPGA, надворешна конфигурацијаROMне е потребен, а CPLD може да функционира веднаш при стартување на системот.
- За многу стари CPLD уреди, рутирањето ги ограничува повеќето логички блокови да имаат влезни и излезни сигнали поврзани со надворешни пинови, намалувајќи ги можностите за складирање на внатрешна состојба и длабоко слоевит логика.Ова обично не е фактор за поголемите CPLD и поновите фамилии на производи CPLD.
Други карактеристики се заеднички соFPGA:
- Достапни се голем број порти.CPLD обично имаат еквивалент од илјадници до десетици илјадилогички порти, овозможувајќи имплементација на умерено комплицирани уреди за обработка на податоци.PAL вообичаено имаат најмногу неколку стотици еквиваленти на портата, додека FPGA обично се движат од десетици илјади до неколку милиони.
- Некои одредби за логика пофлексибилни одзбир на производизрази, вклучувајќи комплицирани патеки за повратни информации помеѓу макро ќелиите и специјализирана логика за имплементација на различни најчесто користени функции, како на пр.цел број аритметика.
Најзабележливата разлика помеѓу голем CPLD и мал FPGA е присуството на неиспарлива меморија на чипот во CPLD, што овозможува CPLD да се користат за „подигнувач” функционира, пред да ја предадете контролата на други уреди кои немаат сопствено постојано складирање на програми.Добар пример е кога CPLD се користи за вчитување на конфигурациските податоци за FPGA од неиспарлива меморија.[1]
Разлики[Уредување]
CPLD беа еволутивен чекор од уште помали уреди што им претходеа,PLAs(прво испорачан одСигнетика), иPAL-и.На овие пак им претходешестандардна логикапроизводи, кои не нудеа програмабилност и беа користени за изградба на логички функции со физичко поврзување на неколку стандардни логички чипови (или стотици од нив) заедно (обично со жици на печатено коло или табли, но понекогаш, особено за прототипирање, користејќижичана обвивкажици).
Главната разлика помеѓу архитектурите на уредите FPGA и CPLD е тоа што CPLD се базирани внатрешнотабели за пребарување(LUTs) додека користат FPGAлогички блокови.