ред_бг

производи

DS90UB914ATRHSRQ1 Оригинален сосема нов QFN DS90UB914ATRHSRQ1 со продавачот ПОВТОРНО ВАЛИДИРАЈ ја понудата молби

Краток опис:

Уредот DS90UB914A-Q1 нуди интерфејс FPD-Link III со напреден канал со голема брзина и двонасочен контролен канал за пренос на податоци преку еден коаксијален кабел или диференцијален пар.Уредот DS90UB914A-Q1 инкорпорира диференцијална сигнализација и на брзинскиот канал за напред и на патеките за податоци на двонасочниот контролен канал.Десерилизаторот е наменет за поврзување помеѓу сликите и видео процесорите во ECU (Електронска контролна единица).Овој уред е идеално погоден за возење видео податоци за кои е потребна длабочина на пиксели до 12-битна плус два сигнали за синхронизација заедно со двонасочна контролна магистрала.


Детали за производот

Ознаки на производи

Атрибути на производот

ТИП ОПИС ИЗБЕРИ
Категорија Интегрирани кола (IC)

Интерфејс

Сериализатори, Десериизатори

 

 

 

Мфр Тексас инструменти  
Серии Автомобилство, AEC-Q100  
Пакет Лента и макара (TR)

Сечена лента (КТ)

Digi-Reel®

 

 

 

Статус на производот Активен  
Функција Десерилизатор  
Стапка на податоци 1,4 Gbps  
Тип на влез FPD-врска III, LVDS  
Тип на излез LVCMOS  
Број на влезови 1  
Број на излези 12  
Напон - Напојување 1,71V ~ 3,6V  
Работна температура -40°C ~ 105°C (TA)  
Тип на монтирање Површинска монтажа  
Пакет / Случај 48-WFQFN изложена подлога  
Пакет со уреди за добавувач 48-WQFN (7x7)  
Основен број на производ DS90UB914  
SPQ 1000 ЕЕЗ  

 

Серијизатор/Десеријализатор (SerDes) е пар функционални блокови кои вообичаено се користат во комуникациите со голема брзина за да се компензира ограничениот влез/излез.Овие блокови конвертираат податоци помеѓу сериски податоци и паралелни интерфејси во секоја насока.Терминот „SerDes“ генерички се однесува на интерфејси кои се користат во различни технологии и апликации.Примарната употреба на SerDes е да обезбеди пренос на податоци преку една линија или aдиференцијален парсо цел да се минимизира бројот на I/O пинови и интерконекции.

 

Основната функција SerDes е составена од два функционални блока: блок паралелно во сериски излез (PISO) (познато како конвертор паралелно во сериски) и блок сериски во паралелно излез (SIPO) (познато како сериски кон паралелен конвертор).Постојат 4 различни SerDes архитектури: (1) Паралелен часовник SerDes, (2) Вграден часовник SerDes, (3) 8b/10b SerDes, (4) Bit interleaved SerDes.

Блокот PISO (паралелен влез, сериски излез) обично има паралелен влезен часовник, збир на линии за внесување податоци и брави за влезни податоци.Може да користи внатрешен или надворешенфаза-заклучена јамка (PLL)да се помножи влезниот паралелен часовник до сериската фреквенција.Наједноставната форма на PISO има синглсмени регистаркој ги прима паралелните податоци еднаш по паралелен часовник и ги префрла со повисока брзина на сериски такт.Имплементациите исто така може да користат адвоен баферрегистрирајте се за да избегнетеметастабилностпри пренос на податоци помеѓу домени на часовникот.

Блокот SIPO (Сериски влез, паралелен излез) обично има излезен часовник за примање, збир на линии за излез на податоци и брави за излезни податоци.Часовникот за примање можеби е обновен од податоците од страна на серијатаобновување на часовникоттехника.Сепак, SerDes кои не пренесуваат часовник користат референтен часовник за да го заклучат PLL на правилната Tx фреквенција, избегнувајќи нискахармониски фреквенцииприсутни вопоток на податоци.Блокот SIPO потоа го дели дојдовниот часовник до паралелната стапка.Имплементациите обично имаат два регистри поврзани како двоен бафер.Едниот регистар се користи за такт во серискиот тек, а другиот се користи за задржување на податоците за побавната, паралелна страна.

Некои типови SerDes вклучуваат блокови за кодирање/декодирање.Целта на ова кодирање/декодирање е вообичаено да се постават барем статистички граници на брзината на транзиција на сигналот за да се овозможи полеснообновување на часовникотво ресиверот, да обезбедиврамување, и да обезбедиDC биланс.

Карактеристики за DS90UB914A-Q1

  • Квалификувани за автомобилски апликации AEC-Q10025-MHz до 100-MHz Поддршка за часовник со влезни пиксели
    • Температурен степен на уредот 2: -40℃ до +105℃ оперативен температурен опсег на околината
    • Ниво на класификација на ESD на уредот HBM ±8kV
    • Ниво на класификација на CDM ESD на уредот C6
  • Програмабилно оптоварување на податоци: Континуиран канал за двонасочна контрола на интерфејс со ниска латентност со поддршка за I2C на 400-kHz
    • 10-битно носивост до 100-MHz
    • 12-битно носивост до 75-MHz
  • 2:1 Мултиплексер за избор помеѓу две влезни слики
  • Способни да примаат преку 15-m коаксијални или 20-m заштитени искривени кабли
  • Робусна работа со напојување преку коаксијално (PoC).
  • Еквилајзерот за примање автоматски се прилагодува за промени во загубата на кабелот
  • Игла за известување LOCK за излез и функција за дијагноза @SPEED BIST за да се потврди интегритетот на врската
  • Единечно напојување на 1,8-V
  • Во согласност со ISO 10605 и IEC 61000-4-2 ESD
  • EMI/EMC ублажување со програмабилен распространет спектар (SSCG) и скалести излези на приемникот

Опис за DS90UB914A-Q1

Уредот DS90UB914A-Q1 нуди интерфејс FPD-Link III со напреден канал со голема брзина и двонасочен контролен канал за пренос на податоци преку еден коаксијален кабел или диференцијален пар.Уредот DS90UB914A-Q1 инкорпорира диференцијална сигнализација и на брзинскиот канал за напред и на патеките за податоци на двонасочниот контролен канал.Десерилизаторот е наменет за поврзување помеѓу сликите и видео процесорите во ECU (Електронска контролна единица).Овој уред е идеално погоден за возење видео податоци за кои е потребна длабочина на пиксели до 12-битна плус два сигнали за синхронизација заедно со двонасочна контролна магистрала.

Десерилизаторот располага со мултиплексер кој овозможува избор помеѓу два влезни сликари, еден активен во исто време.Примарниот видео транспорт конвертира 10-битни или 12-битни податоци во единечен сериски пренос со голема брзина, заедно со посебен транспорт на двонасочен контролен канал со ниска латентност кој прифаќа контролни информации од I2C порта и е независен од периодот на празнење на видеото.

Користењето на технологијата за вграден часовник на TI овозможува транспарентна целосно дуплекс комуникација преку еден диференцијален пар, пренесувајќи информации за асиметрично-двонасочните контролни канали.Овој единечен сериски пренос го поедноставува преносот на широка магистрала за податоци преку трагите од PCB и кабелот со елиминирање на проблемите со искривување помеѓу паралелните податоци и патеките на часовникот.Ова значително ги заштедува трошоците на системот со стеснување на патеките за податоци кои за возврат ги намалуваат слоевите на ПХБ, ширината на кабелот и големината на конекторот и пиновите.Дополнително, влезовите на Deserializer обезбедуваат адаптивно изедначување за да се компензира загубата од медиумот на подолги растојанија.Внатрешно DC-балансирано кодирање/декодирање се користи за поддршка на интерконекции поврзани со AC.


  • Претходно:
  • Следно:

  • Напишете ја вашата порака овде и испратете ни ја