ред_бг

производи

LCMXO2-256HC-4TG100C Оригинален и нов со конкурентна цена Има во залиха Добавувач на ИЦ

Краток опис:

Комплексниот програмабилен логички уред (CPLD) е интегрирано коло (ASIC) специфично за апликацијата во интегрираното коло LSI (интегрирано коло од големи размери).Погоден е за дизајн на дигитален систем со интензивна контрола, а неговата контрола на доцнењето е погодна.CPLD е еден од најбрзо растечките уреди во интегрираните кола.
Компоненти на CPLD
CPLD е комплексен програмабилен логички уред со големи размери и сложена структура, кој спаѓа во опсегот на големи интегрирани кола.

 


Детали за производот

Ознаки на производи

Атрибути на производот

Pbfree код Да
Рохс код Да
Код на дел од животниот циклус Активен
Ihs Производител РЕШЕТИЧКИ ПОЛУпроводници CORP
Код на пакет на дел QFP
Опис на пакетот LFQFP,
Број на пинови 100
Достигнете го кодот за усогласеност усогласен
Код на ECCN EAR99
HTS код 8542.39.00.01
Самаксис производител Решеткаст полупроводник
Дополнителна карактеристика РАБОТИ И СО НОМИНАЛНО НАБАВУВАЊЕ 3,3 V
JESD-30 код S-PQFP-G100
JESD-609 код e3
Должина 14 мм
Ниво на чувствителност на влага 3
Број на посветени влезови  
Број на В/И линии  
Број на влезови 55
Број на излези 55
Број на терминали 100
Работна температура-Max 85 °C
Работна температура-Мин  
Организација 0 ПОСВЕТУВАНИ ВЛЕЗИ, 0 В/И
Излезна функција МЕШАНИ
Материјал на телото на пакетот ПЛАСТИЧКА/ЕПОКСИНА
Код на пакетот LFQFP
Код за еквивалентност на пакетот TQFP100,.63SQ
Облик на пакет ПЛОШТАД
Стил на пакет РАМЕН ПАК, НИСКИ ПРОФИЛ, ФИНАТ ТЕСЕН
Метод на пакување ПОФАЌАЊЕ
Максимална температура на обновување (Цел) 260
Напојувања 2,5/3,3 В
Програмабилен логички тип FLASH PLD
Одложување на размножување 7,36 ns
Статус на квалификација Не е квалификуван
Висина на седење-Max 1,6 мм
Напон на напојување-Max 3.462 В
Напон на напојување-Мин 2.375 В
Напојувачки напон-Ном 2,5 В
Површинска монтажа ДА
Степен на температура ДРУГИ
Финиш на терминалот Мат калај (Sn)
Терминален формулар КРИЛО ГАЛЕБОК
Терминален терен 0,5 мм
Позиција на терминалот QUAD
Time@Peak Reflow Temperature-Max (s) 30
Ширина 14 мм

 

 

Вовед во производот

Комплексниот програмабилен логички уред (CPLD) е интегрирано коло (ASIC) специфично за апликацијата во интегрираното коло LSI (интегрирано коло од големи размери).Погоден е за дизајн на дигитален систем со интензивна контрола, а неговата контрола на доцнењето е погодна.CPLD е еден од најбрзо растечките уреди во интегрираните кола.

Компоненти на CPLD

CPLD е комплексен програмабилен логички уред со големи размери и сложена структура, кој спаѓа во опсегот на големиинтегрирани кола.

CPLD има пет главни делови: блок логичка низа, макро единица, продолжен рок на производот, програмабилна жична низа и контролен блок за влез/излез.

1. Блок на логичка низа (LAB)

Блокот со логичка низа се состои од низа од 16 макро ќелии, а повеќе LABS се поврзани заедно со програмабилна низа (PIA) и глобална магистрала

2. Макро единица

Макро единицата во серијата MAX7000 се состои од три функционални блока: логичка низа, матрица за избор на производ и програмабилен регистар.

3. Продолжен рок на производот

Еден производ член на секоја макро ќелија може обратно да се испрати назад во логичката низа.

4. Програмабилна жична низа PIA

Секој LAB може да се поврзе за да ја формира потребната логика преку програмабилната жична низа.Овој глобален автобус е програмабилен канал кој може да го поврзе секој извор на сигнал во уредот до неговата дестинација.

5. В/И контролен блок

Контролниот блок за влез/излез овозможува секој влез/излезен пин да биде индивидуално конфигуриран за влезно/излез и двонасочно работење.

Споредба на CPLD и FPGA

Иако и дветеFPGAиCPLDсе програмибилни ASIC уреди и имаат многу заеднички карактеристики, поради разликите во структурата на CPLD и FPGA, тие имаат свои карактеристики:

1.CPLD е посоодветен за комплетирање на различни алгоритми и комбинаторна логика, а FP GA е посоодветен за комплетирање на секвенцијална логика.Со други зборови, FPGA е посоодветна за структура богата со флип-флоп, додека CPLD е посоодветна за структура со ограничена флип-флоп и богата со термини на производи.

2. Структурата на континуирано рутирање на CPLD одредува дека неговото временско доцнење е униформно и предвидливо, додека сегментираната рутирачка структура на FPGA ја одредува нејзината непредвидливост на доцнењето.

3.FPGA има поголема флексибилност од CPLD во програмирањето.CPLD се програмира со менување на логичката функција со фиксно внатрешно поврзувачко коло, додека FPGA се програмира со менување на жици на внатрешната врска.FP GA може да се програмира под логичка порта, додека CPLD се програмира под логички блок.

4. Интеграцијата на FPGA е повисока од онаа на CPLD и има посложена структура на жици и логичка имплементација.

5.CPLD е поудобно за користење од FPGA.Програмирање CPLD со помош на технологијата E2PROM или FASTFLASH, без надворешен мемориски чип, лесен за употреба.Сепак, информациите за програмирање на FPGA треба да се складираат во надворешна меморија, а методот на употреба е комплициран.

6. CPLDS се побрзи од FPgas и имаат поголема временска предвидливост.Ова е затоа што FPG-ите се програмирање на ниво на порта и дистрибуираните интерконекции се усвоени помеѓу CLBS, додека CPLDS се програмирање на ниво на логички блок и меѓусебните врски помеѓу нивните логички блокови се збирни.

7. На начин на програмирање, CPLD главно се заснова на програмирање E2PROM или FLASH меморија, програмирање пати до 10.000 пати, предноста е што системот за исклучување на информациите за програмирање не се губи.CPLD може да се подели во две категории: програмирање на програмер и програмирање на системот.Поголемиот дел од FPGA се заснова на програмирање SRAM, информациите за програмирање се губат кога системот е исклучен, а програмските податоци треба да се запишуваат назад во SRAM надвор од уредот секогаш кога ќе се вклучи.Неговата предност е што може да се програмира во секое време, а може да се програмира брзо во работата, за да се постигне динамична конфигурација на ниво на табла и ниво на систем.

8. Доверливоста на CPLD е добра, доверливоста на FPGA е слаба.

9. Општо земено, потрошувачката на енергија на CPLD е поголема од онаа на FPGA, и колку е повисок степенот на интеграција, толку е поочигледно.


  • Претходно:
  • Следно:

  • Напишете ја вашата порака овде и испратете ни ја