ред_бг

производи

Нови оригинални XQR17V16CC44V Spot Stock FPGA поле со програмабилна порта низа со логички иц чип интегрирани кола

Краток опис:


Детали за производот

Ознаки на производи

Спецификации  
Категорија на меморија МАТУРА
Густина 16777 kbits
Број на зборови 2000 к
Битови по збор 8 бита
Тип на пакет КЕРАМИКА, LCC-44
Иглички 44
Логичко семејство CMOS
Напон на напојување 3,3 V
Работна температура -55 до 125 C (-67 до 257 F)

Xilinx ја воведува QPro™ XQR17V16 серијата со висока густина на конфигурациските PROM-и со зрачење зацврстени QML кои обезбедуваат лесен за употреба, рентабилен метод за складирање на големи битови за конфигурација на Xilinx FPGA.XQR17V16CC44V е уред од 3,3 V со капацитет за складирање од 16 Mb и може да работи или во сериски или во режим на бајт.за поедноставен блок дијаграм на архитектурата на уредот XQR17V16.

Кога FPGA е во режим на главен сериски режим, генерира конфигурациски часовник што го движи PROM-от.Кратко време за пристап по зголемениот раб на часовникот, податоците се појавуваат на излезниот пин PROM DATA што е поврзан со иглата FPGA DIN.FPGA генерира соодветен број на такт импулси за да ја заврши конфигурацијата.Откако ќе се конфигурира, го оневозможува PROM-от.Кога FPGA е во Slave Serial режим, PROM и FPGA мора да се тактираат со дојдовен сигнал.

Кога FPGA е во режим Master SelectMAP, го генерира конфигурацискиот часовник што ги придвижува PROM и FPGA.По растечкиот раб CCLK, податоците се достапни на пиновите PROMs DATA (D0-D7).Податоците ќе бидат вметнати во FPGA на следниот растечки раб на CCLK.Кога FPGA е во режим Slave SelectMAP, PROM и FPGA мора да се тактираат со дојдовен сигнал.За возење на CCLK може да се користи осцилатор што слободно работи.Повеќе уреди може да се спојат со користење на излезот на CEO за да се придвижи влезот CE на следниот уред.Влезовите на часовникот и излезите на ПОДАТОЦИ на сите PROM во овој синџир се меѓусебно поврзани.Сите уреди се компатибилни и може да се каскадираат со другите членови на семејството.За програмирање на уреди, софтверот Xilinx ISE Foundation или ISE WebPACK ја составува датотеката за дизајн на FPGA во стандарден формат Hex, кој потоа се пренесува на повеќето комерцијални PROM програмери.

Карактеристики
• Latch-Up Immune на LET >120 MeV/cm2/mg
• Гарантирана TID од 50 kRad(Si) по спецификации 1019,5
• Фабрикуван на Епитаксијална подлога
• Капацитет за складирање од 16 Mbit
• Загарантирана работа преку целосен воен температурен опсег: –55°C до +125°C
• Еднократна програмабилна (OTP) меморија само за читање дизајнирана да складира конфигурациски битови на Xilinx FPGA уреди
• Двојни режими на конфигурација
♦ Сериска конфигурација (до 33 Mb/s)
♦ Паралелно (до 264 Mb/s на 33 MHz)
• Едноставен интерфејс со Xilinx QPro FPGA
• Каскадабилно за складирање на подолги или повеќе битстримови
• Програмабилен поларитет за ресетирање (активен висок или активен низок) за компатибилност со различни FPGA решенија
• Процес на CMOS со подвижна порта со мала моќност
• 3,3V напон на напојување
• Достапен во керамички CK44 пакувања(1)
• Програмска поддршка од водечки производители на програмери
• Поддршка за дизајн користејќи ги софтверските пакети ISE Foundation или ISE WebPACK
• Гарантирано 20 годишно задржување на податоците
Програмирање
Уредите може да се програмираат на програмери испорачани од Xilinx или квалификувани трети лица продавачи.Корисникот мора да осигура дека се користат соодветниот програмски алгоритам и најновата верзија на програмерскиот софтвер.Погрешен избор може трајно да го оштети уредот.
Опис
• Latch-Up Immune на LET >120 MeV/cm2/mg
• Гарантирана TID од 50 kRad(Si) по спецификации 1019,5
• Фабрикуван на Епитаксијална подлога
• Капацитет за складирање од 16 Mbit
• Загарантирана работа преку целосен воен температурен опсег: –55°C до +125°C
• Еднократна програмабилна (OTP) меморија само за читање дизајнирана да складира конфигурациски битови на Xilinx FPGA уреди
• Двојни режими на конфигурација
♦ Сериска конфигурација (до 33 Mb/s)
♦ Паралелно (до 264 Mb/s на 33 MHz)
• Едноставен интерфејс со Xilinx QPro FPGA
• Каскадабилно за складирање на подолги или повеќе битстримови
• Програмабилен ресетиран поларитет (активен Висок или активен
Ниско) за компатибилност со различни FPGA решенија
• Процес на CMOS со подвижна порта со мала моќност
• 3,3V напон на напојување
• Достапен во керамички CK44 пакувања(1)
• Програмска поддршка од водечки програмер
производители
• Поддршка за дизајн со користење на ISE Foundation или ISE
WebPACK софтверски пакети
• Гарантирано 20 годишно задржување на податоците


  • Претходно:
  • Следно:

  • Напишете ја вашата порака овде и испратете ни ја